注册登录
返回论坛最新回复
  • 楼主
  • 英飞凌客服
  • |  帖子(1025)   |   高级工程师(3938)   |  发消息
  • 2017-10-11 13:53
主题:  【经验分享】浅谈去耦电容的重要性
- 何谓正确去耦?有何必要性?
 
- 实际电容及其寄生效应
- 去耦电容类型
- 局部高频去耦建议
- 由LC去耦网络构成的谐振电路
- 不良去耦技术对性能的影响
 
为什么IC需要自己的去耦电容?
 
为了保证高频输入和输出。
 
每个集成电路(IC)都必须使用电容将各电源引脚连接到器件上的地,原因有二:防止噪声影响其本身的性能,以及防止它传输噪声而影响其它电路的性能。
 
电力线就像天线一样,可能会拾取其它地方的高频(HF)噪声,然后通过电场、磁场、电磁场和直接传导等方式耦合到系统中。电源端的高频噪声会影响许多电路的性能,因此,必须将IC电源上存在的任何高频噪声短接到地。为实现噪声短接,我们不能使用导体,因为它会造成直流短路,烧毁保险丝,但可以使用电容(通常为1nF至100nF),它不仅能隔直,而且能实现高频噪声的短路连接。
 
1cm导线或PC走线具有大约8nH的电感(5Ω、100MHz时),很难形成短路。用作高频短路的电容必须具有较低的引线和PC走线电感,因此,各电源电容必须非常靠近它去耦的IC的两个引脚。选择内部电感较低的电容也很重要,通常使用陶瓷电容。
 
许多IC中的电路会在电源端产生高频噪声,这种噪声也必须通过跨接在电源上的电容进行短路,以免破坏系统的其它部分。同样,引线和PC走线的长度至关重要:一方面,长引线会充当电感,使短路不够理想;另一方面,长导体会充当天线,通过电场、磁场和电磁场等方式将高频噪声传输到系统的其它部分。
 
因此,每个IC的每个电源引脚都应通过电感非常低的电容连接到IC的地引脚,地引脚可能有多个,必须利用较宽的低电感PC走线将所有地引脚接合在一起,使之成为单个低阻抗等电位星型接地点,这一点非常重要。
 
采用去耦和不采用去耦的缓冲电路(测量结果)

59ddaff490531_small.png


为带去耦电容器和不带去耦电容器(C1 和C2)情况下用于驱动 R-C 负载的缓冲电路。我们注意到,在不使用去耦电容器的情况下,电路的输出信号包含高频 (3.8MHz) 振荡。对于没有去耦电容器的放大器而言,通常会出现稳定性低、瞬态响应差、启动出现故障以及其它多种异常问题。
 

带去耦合和不带去耦合情况下的电流


59ddb053ada03_small.png


电源线迹的电感将限制暂态电流。去耦电容与器件非常接近,因此电流路径的电感很小。在暂态过程中,该电容器可在非常短的时间内向器件提供超大量的电流。未采用去耦电容的器件无法提供暂态电流,因此放大器的内部节点会下垂(通常称为干扰)。无去耦电容的器件其内部电源干扰会导致器件工作不连续,原因是内部节点未获得正确的偏置。
 
PCB板中去耦电容的分类
 
去耦电容在补偿集成片或电路板工作电压跌落时能起到储能作用。它可以分成整体的、局部的和板间的三种。整体去耦电容又称旁路电容,它工作于低频(<1MHz)范围状态,为整个电路板提供一个电流源,补偿电路板工作时产生的ΔI噪声电流,保证工作电源电压的稳定。它的大小为PCB上所有负载电容和的50~100倍。它应放置在紧靠PCB外接电源线和地线的地方,印制线密度很高的地方。这不仅不会减小低频去耦,而且还会为PCB上布置关键性的印制线提供空间。
 
局部去耦电容有两个作用。
 
第一,出于功能上的考虑:通过电容的充放电使集成片得到的供电电压比较平稳,不会由于电压的暂时跌落导致集成片功能受到影响;
 
第二,出于EMC考虑:为集成片的瞬变电流提供就近的高频通道,使电流不至于通过环路面积较大的供电线路,从而大大减小向外的辐射噪声。同时由于各集成片拥有自己的高频通道,相互之间没有公共阻抗,抑止了其阻抗耦合。局部去耦电容安装在每个集成片的电源端子和接地端子之间,并尽量靠近集成片。
 
板间去耦电容是指电源面和接地面之间的电容,它是高频率时去耦电流的主要来源。板间电容可以通过增加电源层和接地层间面积来增大。在PCB中,一些接地面可以布到了电源层,移去这些接地面,用电源隔离区代之,可以增加板间电容。
 
PCB板中去耦电容的大小
 
在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,好的高频去耦电容可以去除高到1GHz的高频成分。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印制线路板时,每个集成电路的电源、地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。去耦电容的配置原则如下:
 
1、电源分配滤波电容
 
电源输入端跨接一个10μF~100μF的电解电容器,如果印制电路板的位置允许,采用以上的电解电容器的抗干扰效果会更好。1μF,10μF电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印制板的地方和一个1μF或10μF的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。
 
2、芯片配置去耦电容
 
为每个集成电路芯片配置一个0.01μF的陶瓷电容器。数字电路中典型的去耦电容为0.1/μF的去耦电容有5nH分布电感,它的并行共振频率在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。如遇到印制电路板空间小而装不下时,可每4~10个芯片配置一个1μF~10μF钽电解电容器,这种器件的高频阻抗特别小,在500kHz~20MHz范围内阻抗小于1μF~10μF而且漏电流很小(0.5μA以下)。去耦电容值的选取并不严格,可按C=1/f计算,即10MHz取0.1μF。对微控制器构成的系统,取0.1μF~0.01μF之间都可以。
 
3、必要时加蓄放电容
 
每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10μF。通常使用的大电容为电解电容,但是在滤波频率比较高时,最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用钽电容或聚碳酸酯电容。
 
良好与糟糕 PCB 板面布局的对比
 
除了使用去耦电容器外,还要在去耦电容器、电源和接地端之间采取较短的低阻抗连接。将良好的去耦合板面布局与糟糕的布局进行了对比。应始终尝试着让去耦合连接保持较短的距离,同时避免在去耦合路径中出现通孔,原因是通孔会增加电感。大部分产品说明书都会给出去耦合电容器的推荐值。如果没有给出,则可以使用 0.1uF。

59ddb07170822_small.jpg


PCB布板时去耦电容的摆放问题
 
相信对做硬件的工程师,毕业开始进公司时,在设计PCB时,老工程师都会对他说,PCB走线不要走直角,走线一定要短,电容一定要就近摆放等等。但是一开始我们可能都不了解为什么这样做,就凭他们的几句经验对我们来说是远远不够的哦,当然如果你没有注意这些细节问题,今后又犯了,可能又会被他们骂,“都说了多少遍了电容一定要就近摆放,放远了起不到效果等等”,往往经验告诉我们其实那些老工程师也是只有一部分人才真正掌握其中的奥妙,我们一开始不会也不用难过,多看看资料很快就能掌握的。直到被骂好几次后我们回去找相关资料,为什么设计PCB电容要就近摆放呢,等看了资料后就能了解一些,可是网上的资料很杂散,很少能找到一个很全方面讲解的。工作两年后,我看到了相关人士讲的相关文章。下面这篇文章是我转载于博士的一片关于电容去耦半径的讲解,相信你看了之后可以很牛x的回答和避免类似问题的发生。
 
老师问:为什么去耦电容就近摆放呢?
 
学生答:因为它有有效半径哦,放的远了失效的。
 
电容去耦的一个重要问题是电容的去耦半径。大多数资料中都会提到电容摆放要尽量靠近芯片,多数资料都是从减小回路电感的角度来谈这个摆放距离问题。确实,减小电感是一个重要原因,但是还有一个重要的原因大多数资料都没有提及,那就是电容去耦半径问题。如果电容摆放离芯片过远,超出了它的去耦半径,电容将失去它的去耦的作用。
 
理解去耦半径最好的办法就是考察噪声源和电容补偿电流之间的相位关系。当芯片对电流的需求发生变化时,会在电源平面的一个很小的局部区域内产生电压扰动,电容要补偿这一电流(或电压),就必须先感知到这个电压扰动。信号在介质中传播需要一定的时间,因此从发生局部电压扰动到电容感知到这一扰动之间有一个时间延迟。同样,电容的补偿电流到达扰动区也需要一个延迟。因此必然造成噪声源和电容补偿电流之间的相位上的不一致。
 
当扰动区到电容的距离达到时,补偿电流的相位为pi,和噪声源相位刚好差180度,即完全反相。此时补偿电流不再起作用,去耦作用失效,补偿的能量无法及时送达。为了能有效传递补偿能量,应使噪声源和补偿电流的相位差尽可能的小,最好是同相位的。距离越近,相位差越小,补偿能量传递越多,如果距离为0,则补偿能量百分之百传递到扰动区。这就要求噪声源距离电容尽可能的近,要远小于1/4波长。实际应用中,这一距离最好控制在之间1/40~1/50波长,这是一个经验数据。
 
例如:0.001uF陶瓷电容,如果安装到电路板上后总的寄生电感为1.6nH,那么其安装后的谐振频率为125.8MHz,谐振周期为7.95ps。假设信号在电路板上的传播速度为166ps/inch,则波长为47.9英寸。电容去耦半径为47.9/50=0.958英寸,大约等于2.4厘米。
 
本例中的电容只能对它周围2.4厘米范围内的电源噪声进行补偿,即它的去耦半径2.4厘米。不同的电容,谐振频率不同,去耦半径也不同。对于大电容,因为其谐振频率很低,对应的波长非常长,因而去耦半径很大,这也是为什么我们不太关注大电容在电路板上放置位置的原因。对于小电容,因去耦半径很小,应尽可能的靠近需要去耦的芯片,这正是大多数资料上都会反复强调的,小电容要尽可能近的靠近芯片放置。
 
“旁路电容”和“去耦电容”
 
今天在看CAN总线资料时突然看到can原理图TJA1050 CAN收发器电源管脚外接电源时节了一个电容到地,突然想起昨天同事说布线时电源要先连接电容再接到芯片电源管脚那时不知所云,但是今天又遇到所以便开始了我的“瞎琢磨”....

59ddb0897a1bd_small.png


这个电容到底有什么用呢?
 
为什么用的是0.1uf 大小的电容,这个值有没有要求?
 
一查百度,发现他叫“旁路电容”,如果放在另外的位置它叫“去耦电容”,神奇呀!
 
下面我们来说是“旁路电容”和“去耦电容”:(有点抄百度的节奏)
 
一.定义和区别
 
旁路(bypass)电容:是把输入信号中的高频成分作为滤除对象;
去耦(decoupling)电容:也称退耦电容,是把输出信号的干扰作为滤除对象。
去耦电容和旁路电容都是起到抗干扰的作用,电容所处的位置不同,称呼就不一样了。


59ddb15de3947_small.jpg

高频旁路电容一般比较小,根据谐振频率一般是0.1u,0.01u等,而去耦合电容一般比较大,是10u或者更大

 二.作用


 去耦电容:


去耦电容主要有2个作用:


(1)去除高频信号干扰;


(2)蓄能作用;(而实际上,芯片附近的电容还有蓄能的作用,这是第二位的)

 
高频器件在工作的时候,其电流是不连续的,而且频率很高,而器件VCC到总电源有一段距离,即便距离不长,在频率很高的情况下,阻抗Z=i*wL+R,线路的电感影响也会非常大,会导致器件在需要电流的时候,不能被及时供给。而去耦电容可以弥补此不足。这也是为什么很多电路板在高频器件VCC管脚处放置小电容的原因之一(在vcc引脚上通常并联一个去耦电容,这样交流分量就从这个电容接地。)
 
附加:
 
所谓的藕合:是在前后级间传递信号而不互相影响各级静态工作点的元件有源器件在开关时产生的高频开关噪声将沿着电源线传播。去耦电容的主要功能就是提供一个局部的直流电源给有源器件,以减少开关噪声在板上的传播和将噪声引导到地。从电路来说,总是存在驱动的源和被驱动的负载。如果负载电容比较大,驱动电路要把电容充电、放电,才能完成信号的跳变,在上升沿比较陡峭的时候,电流比较大,这样驱动的电流就会吸收很大的电源电流,由于电路中的电感,电阻(特别是芯片管脚上的电感,会产生反弹),这种电流相对于正常情况来说实际上就是一种噪声,会影响前级的正常工作。这就是耦合。去耦电容就是起到一个电池的作用,满足驱动电路电流的变化,避免相互间的耦合干扰。
 
三.为什么用的是0.1uf 大小的电容,这个值有没有要求?
 
有源器件在开关时产生的高频开关噪声将沿着电源线传播。去耦电容的主要功能就是提供一个局部的直流电源给有源器件,以减少开关噪声在板上的传播和将噪声引导到地。
 
去耦电容在集成电路电源和地之间有两个作用:一方面是本集成电路的蓄能电容,另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容值是0.1μF。这个电容的分布电感的典型值是5μH。0.1μF的去耦电容有5nH的分布电感,它的并行共振频率大约在7MHz左右,也就是说,对于10MHz以下的噪声有较好的去耦效果,对40MHz以上的噪声几乎不起作用。1μF、10μF的电容,并行共振频率在2MHz以上,去除高频噪声的效果要好一些。每10片左右集成电路要加一片充放电电容,或1个蓄能电容,可选10μF左右。最好不用电解电容,电解电容是两层薄膜卷起来的,这种卷起来的结构在高频时表现为电感。要使用钽电容或聚碳酸酯电容。去耦电容的选用并不严格,其电容值可按C=1/F来计算,即10MHz取0.1μF,100MHz取0.01μF。
 
简单总结——去耦电容和旁路电容都是起到抗干扰的作用。对于同一电路来说,旁路电容是把输入信号中的高频噪声作为滤除对象,把前级携带的高频杂波滤除,而去耦电容也称退耦电容,是把输出信号的干扰作为滤除对象。去耦电容用在放大电路中不需要交流的地方,用来消除自激,使放大器稳定工作。


  • 1楼
  • killaws
  • |  帖子(69)  |  本网技师(268)  |  发消息
  • 2017-10-11 14:02
倒数4
 
小编现在都走技术路线了
 
倒数3
 
哎呦~被看粗来了哦~
 
倒数2
 
去耦电容作用还是不容小觑的
 
  • 4楼
  • XIAOTU80
  • |  帖子(605)  |  副总工程师(7173)  |  发消息| 最新回复
  • 2017-10-26 09:28
倒数1
 
在EMC测试中,加不加去耦电容效果很明显